# B. 数字部分 (共 50 分)

### 计分栏

|   | · · · · · · · · · · · · · · · · · · · |       |       |       |      |    |    |
|---|---------------------------------------|-------|-------|-------|------|----|----|
|   |                                       | [ 1   | 111   | 四     | 卷面成绩 | 平时 | 总评 |
|   | (10分)                                 | (12分) | (15分) | (13分) | 合计   | 成绩 | 成绩 |
| Ī |                                       |       |       |       |      |    |    |
|   |                                       |       |       |       |      |    |    |
|   |                                       |       |       |       |      |    |    |

# 一. 填空题(共10分,每空1分)

| 1. | 使用 Verilog HDL 语言在 RTL 级描述数据如何在寄存器之间流动,以及描述   |  |  |  |  |  |
|----|-----------------------------------------------|--|--|--|--|--|
|    | 如何处理、控制这些数据流动,"RTL"的含义是:,                     |  |  |  |  |  |
|    | 这属于描述(选填:系统、算法、行为、逻辑、门级、开关级)。                 |  |  |  |  |  |
| 2. | 定义一个存储宽度为 16 位、存储深度为 8 的存储器空间,地址范围是 0~7,      |  |  |  |  |  |
|    | 存储器名为 rom_a, 定义语句为:。                          |  |  |  |  |  |
| 3. | 运算符"!="和"!=="的语义存在着区别,如果 reg [1:0] a = 2'b0x; |  |  |  |  |  |
|    | reg [1:0] b = 2'b0z; ,则a != b的值为:; a !== b    |  |  |  |  |  |
|    | 的值为:。                                         |  |  |  |  |  |
| 4. | 循环次数不确定的 while 循环语句是的(选填:可综合、                 |  |  |  |  |  |
|    | 不可综合); forkjoin 形式的块语句是的(选填:可综                |  |  |  |  |  |
|    | 合、不可综合)。                                      |  |  |  |  |  |
| 5. | 函数的定义用关键字和                                    |  |  |  |  |  |
|    | 是通过函数名变量传递给调用语句,默认的函数调用返回值的类型为                |  |  |  |  |  |
|    | 。(选填:线网、寄存器)                                  |  |  |  |  |  |

## 二. 组合逻辑设计和测试(共12分,第1小题6分,第2小题6分)

某保险库房的通道由两道门组成,如图 1,其设计要求为当 A 门打开时, B 门一定是关闭的,反之亦然。



图 1 库房的 A 门和 B 门

# (1) 设计问题

设每扇门均有开门请求的输入信号 key、表示门是否为锁定状态的输出信号 locked,以及来自另一扇门的锁定状态输入信号 next\_door\_locked,请用 Verilog HDL 语言设计门的控制器模块 door\_controller。

#### (2) 测试问题

编写测试程序(test bench),测试某通道的 A 门和 B 门开启闭合的关系,需要监测 ①只有一扇门开启(A 门或 B 门)的情况 one\_door\_unlocked、②两扇门同时都开启(正常情况下不应出现)的情况 both doors unlocked。



图 2 库房的 A 门和 B 门控制器的测试案例

测试案例需要包括: (如图 2)

- $x \in \mathbb{R} \setminus \mathbb$
- 案例 2——打开 A 门且尚未关闭之前,某人试图打开 B 门的情况。

请编写相应的测试模块 tb door controllers 。

#### 三. 分析与设计(共15分,第1小题5分,第2小题10分)

循环冗余校验(cyclic redundancy checks,CRC)在信息码元后附加专门的校验码元,构成"循环码",进行检错与纠错。例如: (7, 3)循环码的码长为7,包含3个信息码元和4个校验码元,如表1所示。

|   | 信息码元 [7:5] | 校验码元 [4:1] | 合成后的码字 [7:1]         |
|---|------------|------------|----------------------|
| 0 | 000        | 0000       | 7 <b>′</b> b000_0000 |
| 1 | 001        | 0111       | 7 <b>'</b> b001_0111 |
| 2 | 010        | 1110       | 7 <b>′</b> b010_1110 |
| 3 | 011        | 1001       | 7 <b>′</b> b011_1001 |
| 4 | 100        | 1011       | 7'b100_1011          |
| 5 | 101        | 1100       | 7'b101_1100          |
| 6 | 110        | 0101       | 7'b110_0101          |
| 7 | 111        | 0010       | 7'b111_0010          |

表 1 (7, 3)循环码

循环码编码器的核心部件是"模 2 除法器",对于(7,3)循环码,图 3 给出了采用门级描述实现的模 2 除法器的 Verilog HDL 代码。

```
module div_mod2_gates ( clk, rst_n, enable, in, out );
 input clk;
 input in ;
 input rst n ;
 input enable ;
 output out ;
 wire [1:4] d, q;
 wire feedback ;
 D_FF D buf (.clk(clk), .rst n(rst n), .D(q[4]), .Q(buf out));
 D_{FF} D4 (.clk(clk), .rst n(rst n), .D(d[4]), .Q(q[4]) );
 D_{FF} D3 (.clk(clk), .rst n(rst n), .D(d[3]), .Q(q[3]));
 D_FF D2 (.clk(clk), .rst n(rst n), .D(d[2]), .Q(q[2]));
 D_FF D1 (.clk(clk), .rst n(rst n), .D(d[1]), .Q(q[1]));
 mux2 switch1 ( .d0( 1'b0 ), .d1( feedback ),
              .sel(enable), .y(d[1]);
 mux2 switch2 ( .d0( buf out ), .d1( in ),
```

```
.sel( enable ), .y( out ) );
 xor gate4 ( feedback, q[4], in );
 xor gate2 ( d[3], q[2], d[1] );
 xor gate1 ( d[2], q[1], d[1] );
 assign d[4] = q[3];
endmodule
// module D FF ( Delay Flip-Flop )
module D_FF ( clk, rst_n, D, Q, Q_n );
 input clk, rst n, D;
 output Q, Q n ;
 reg Q ;
 assign Q n = \simQ ;
 always @ ( posedge clk or negedge rst n )
   if (!rst n ) Q <= 0;
   else Q \le D;
endmodule
// module 2-output multiplexer
module mux2 ( d0, d1, sel, y );
 input d0, d1, sel;
 output y ;
 assign y = (sel == 0) ? d0 : d1;
endmodule
```

图 3 门级描述实现的模 2 除法器

生成(7,3)循环码的模 2 除法器电路如图 4 所示(注意:此图待补全),其主体部分由一串 D 触发器和门电路组成,工作原理为:

- 1) 当 enable 为高电平时,双联开关都接通到 d1 触点,串行的 3 个信息码元在 3 个时钟边沿的触发下,依次通过 gate4 输入,同时直接通过 out 端口输出;在这 3 个时钟周期内, D 触发器 D1、D2、D3、D4 通过逻辑运算生成 4 位校验码元;
- 2) 随后,使 enable 为低电平,双联开关都切换到 d0 触点, switch1 切断来自 in 的输入, switch2 使输出端 out 接到 D\_buf 的输出端 (D\_buf 将 D4 的内容延迟一个时钟周期输出,用于拼接信息码元和校验码元的时序),寄存于 D1、D2、D3、D4 中的校验码元在 4 个时钟边沿的触发下,依次输出到 out 端口。



说明: 1. 由enable信号控制双联开关; 当enable为高电平,接通d1; 当enable为低电平,接通d0。 2. 为了简洁,图中没有画出D触发器的复位信号

图 4 采用时序逻辑电路实现的(7,3)循环码模 2 除法器(待补全)

#### (1) 分析问题

请根据门级描述实现的模 2 除法器模块 div\_mod2\_gates 的代码(参见图

3), 补全图 4 所示的电路原理图。(可以直接在图 4 中补充)

## (2) 设计问题

请采用 RTL 级描述方法,不允许使用 "xor"、"D\_FF"、"mux2"等元件, 设计 (7, 3)循环码的模 2 除法器模块,并编写出相应的 Verilog HDL 代码,该模 块的名称、输入输出信号请按照图 5 中的定义。(可以将代码填写到图 5 中)



图 5 RTL 级描述实现的模 2 除法器(待补全)

### 四. 综合设计(共13分,第1小题5分,第2小题8分)

利用**第三题**所述的"模 2 除法器"构造完整的"(7, 3)循环码编码器"必须妥善地解决信息码元和校验码元的时序配合关系。



图 6 不均匀的时钟脉冲驱动方案

为了在 3 个信息码元周期内串行地输出 7 位码字,可以采用不均匀的时钟脉冲驱动方案,如图 6 所示;具体思路为:在主频时钟 high\_freq\_clk 连续的 15 个周期内,去除第 2、3、4、5 个和第 7、8、9、10 个时钟脉冲,只用第 1、6、11 个时钟脉冲驱动信息码元的输入和输出,而用剩下的第 12、13、14、15 个时钟脉冲驱动校验码元的输出。可见,在这种方案中,信息码元的周期为 high freq clk 时钟周期的 5 倍。



根据这种方案设计的(7, 3)循环码编码器顶层结构框图如图 7 所示。对于其中的"时序发生器"模块 CRC\_7\_3\_timer,输入输出波形的时序关系如图 8 所示,其中:

● start 为宽脉冲信号,其宽度大于一个 high freq clk 时钟周期,

且与 high\_freq\_clk 时钟异步;

● enable 信号从 start 的上升沿开始从 0 变为 1, 从第 3 个 clk 脉冲 (或 clk1 脉冲)的下降沿开始从 1 变为 0。



图 8 CRC\_7\_3\_timer 模块的输入输出信号之间的时序关系

# (1) 有限状态机设计

请观察图 8 所示的信号时序关系,设计 CRC\_7\_3\_timer 的有限状态机 (finite state machine, FSM), 要求:

- 列出所设定的状态和计数器的名称;
- 绘制状态转换图。

# (2) 有限状态机的实现

请采用 Verilog HDL 语言实现 CRC\_7\_3\_timer 模块,要求:

- 其中的有限状态机请采用"一段式"的风格实现;
- 要求该有限状态机的实现可综合。